Verilog为FPGA工程师提供Xilinx Vivado设计套件 | Verilog for an FPGA Engineer with Xilinx Vivado Design Suite

使用Xilinx FPGA
讲师:Kumar Khandagle

双语资源中英文字幕学习课程,独家翻译制作,提供全部配套课程资料。全网最低价享受高品质课程资源,无限分享下载。

你将会学到什么?

  • Verilog编程基础,将有助于RTL工程师的面试。
  • 了解Vivado数字系统设计套件的流程。
  • Vivado中的硬件调试,即集成逻辑分析仪、虚拟I/O。
  • 硬件描述语言中的不同建模样式。
  • 如何使用Xilinx IP和创建自定义IP。
  • Vivado的IP集成商设计流程。
  • 编写Verilog测试台。
  • 一些真实世界项目的设计,如:PMOD DA4 DAC接口、函数生成器、小型处理器架构、UART接口、PWM、BIST开发板等。
  • 常见面试问题

课程要求

  • 数字电路的基础将提供额外的优势。

课程说明

FPGA无处不在,其在不同领域的存在与日俱增。最流行的两种硬件描述语言是VHDL和Verilog,两者都有其独特的优势。两者最棒的地方是,一旦你了解了其中一个,你就会自动理解另一个,然后两个世界的能力都可以用来构建复杂的系统。本课程的重点是Verilog语言。该课程是通过分析该领域大多数公司所需的最常见技能来制定的。大多数概念的解释都考虑了实际的例子,以帮助构建逻辑。

本课程介绍了建模风格、分块和非分块分配、可合成FSM、使用分块和分布式内存资源构建内存、Vivado IP积分器以及硬件调试技术(如ILA和VIO)的使用。本课程探讨了Xilinx Vivado设计套件的FPGA设计流程,并讨论了实现所需性能的实现策略。详细说明了许多项目,以了解Verilog结构用于将真实外围设备与FPGA接口的用法。关于编写Testebench和FPGA架构的单独章节进一步了解了FPGA内部资源和执行设计验证的步骤。

此课程面向哪些人?

  • 超大规模集成电路求职者/研究生,希望从事RTL工程师/设计工程师/验证工程师的职业。
  • 任何有兴趣学习Xilinx FPGA/Vivado设计套件/Verilog硬件描述语言的人
  • 任何有兴趣在ASIC/VLSI领域开始职业生涯的人。
声明:双语资源网(shuangyuziyuan.com)提供的所有课程、素材资源全部来源于互联网,用户赞助仅用于对双语资源服务器带宽及网站运营等费用支出做支持,如若本站内容侵犯了原著者的合法权益,可联系我们进行处理。